Ingénieur-e électronicien-ne Acquisition de données H/F

 
Published
WorkplaceLyon, Rhône-Alpes, France
Category
Position
Centre National de la Recherche Scientifique

Ingénieur-e électronicien-ne Acquisition de données H/F

Date Limite Candidature : mardi 25 mai 2021

Faites connaître cette offre !

Informations générales

Référence : UMR5822-FLOJAC-035
Lieu de travail : VILLEURBANNE
Date de publication : mardi 4 mai 2021
Type de contrat : CDD Technique/Administratif
Durée du contrat : 24 mois
Date d’embauche prévue : 1 octobre 2021
Quotité de travail : Temps complet
Rémunération : 2 462 euros bruts mensuels
Niveau d’études souhaité : Ingénieur
Expérience souhaitée : 1 à 4 années

Missions

Au sein du service électronique d’acquisition (eDAQ) de l’IP2I, la
personne recrutée prendra en charge la conception et le développement de
systèmes complexes pour le contrôle et l’acquisition de données d’un
détecteur dans le cadre d’un projet international. Ce poste implique un
large panel d’activités : développement, simulation et implémentation de
modèles VHDL pour des FPGA, mise en ½uvre d’IP (Ethernet), développement et
utilisation de scripts python pour le test et la vérification.

Activités

- Réaliser l’intégration de cartes électroniques à base de FPGA .
  • Mise en ½uvre d’IP VHDL Ethernet et pour des protocoles propriétaires hauts débits sur fibres optiques.
  • Développer des modèles en langage VHDL - Développer des outils de vérification en python ou d’autres langages informatiques.
  • Mettre au point des bancs de tests et réaliser les tests et les
    contrôles d’interfaces
  • Rédiger les documents techniques (rapports de tests, notes techniques
    et d’utilisation)

    Compétences

    - Connaissances approfondies en électronique générale et des FPGAs.
  • Maitrise des outils de conception des FPGA Intel - Maîtrise des langages de programmation VHDL et/ou Verilog, C, C++, python - Connaissance de base en traitement du signal et électronique analogique - Expérience de mise en ½uvre de protocoles de transmission (Ethernet ou autres) et de SERDES haut débit.
  • Rédaction de rapports ou de documents techniques
  • Langue anglaise : B1 à B2 (cadre européen commun de référence pour les
    langues)

    Contexte de travail

    L’IP2I est une UMR CNRS/IN2P3 et Université Claude Bernard Lyon 1,
    composée d’environ 250 personnes dont environ 160 permanents sur le
    campus de la Doua à Villeurbanne (69). L’IP2I est impliqué dans de
    grandes collaborations de recherche au travers de ces thématiques en
    particulier au CERN, GANIL, ou des sites internationaux.
    L’Ingénieur(e) de recherche rejoindra le service eDAQ composé d’environ
    15 personne et travaillera au sein d’une équipe projet de 3 personnes
    sur l’élaboration d’un système d’acquisition de données d’un dispositif
    expérimental dédiés au détecteur DUNE en cours de construction aux USA.
    Le travail portera sur le développement d’un firmware sur FPGA Intel pour une carte déjà existante. Il s’agit à partir du prototype existant de préparer la version finale, tant sur le plan hardware que firmware qui devra être produite à 2400 exemplaires.
    L’ingénieur devra assurer le suivi de la conception hardware de la version finale ainsi que l’évolution du firmware et sa validation.
    Il participera au suivi de la production.

    Contraintes et risques

    Des déplacements régionaux sont à prévoir (en véhicule léger)
In your application, please refer to myScience.fr and reference JobID 25999.